TIDEP0042

采用 TPS544C25 和 PMBus 为 K2E 生成 AVS SmartReflex 内核电压的参考设计

TIDEP0042

设计文件

概述

K2E 要求为 CVDD 内核电压使用 AVS SmartReflex 控制。该设计提供了使用软件和 TPS544C25 的 PMBus 接口来生成正确电压的方法。可在 XEVMK2EX 上实施该电路。

特性
  • 提供 K2E 需要的 AVS SmartReflex 内核电压
  • 符合 CVDD 的 5% 电压要求
  • 在 TPS544C25 上使用 PMBus 接口进行控制
  • 使用软件发送 VOUT 命令
  • 包含原理图、BOM、设计文件和硬件设计指南的完整系统参考,可在 K2E EVM 平台上实施以进行测试和评估
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDUAG0.PDF (3714 K)

参考设计概述和经过验证的性能测试数据

TIDRGU3.PDF (469 K)

设计布局和元件的详细原理图

TIDRFT8.PDF (67 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDC685.ZIP (26925 K)

包含设计 PCB 物理板层信息的设计文件

TIDRB27.ZIP (7495 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC 和 DC/DC 转换器(集成 FET)

TPS544C25具有 PMBus 和频率同步功能的 4.5V 至 18V、30A 同步 SWIFT™ 降压转换器

数据表: PDF | HTML
I2C & I3C level shifters, buffers & hubs

PCA93062 位双向 400kHz I2C/SMBus 电压电平转换器

数据表: PDF | HTML
基于 Arm 的处理器

66AK2E05高性能多核 DSP+Arm - 4 个 Arm A15 内核、1 个 C66x DSP 内核、NetCP、10GbE 开关

数据表: PDF
基于 Arm 的处理器

AM5K2E02Sitara 处理器:双核 Arm Cortex-A15

数据表: PDF
基于 Arm 的处理器

AM5K2E04Sitara 处理器:四核 Arm Cortex-A15

数据表: PDF

技术文档

star
= TI 精选文档
未找到结果。请清除搜索,并重试。
查看所有 1
类型 标题 下载最新的英文版本 日期
* 设计指南 Generating AVS SmartReflex Core Voltage for K2E SOC Design Guide 2015年 8月 18日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频