SN74LV2T74-EP

正在供货

具有清零、预设和集成式电平转换器的双通道 D 型触发器增强型产品

产品详情

Technology family LVxT Number of channels 2 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Features Balanced outputs, Over-voltage tolerant inputs, Voltage translation Input type Standard CMOS, TTL-Compatible CMOS Output type Push-Pull Operating temperature range (°C) -55 to 125
Technology family LVxT Number of channels 2 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Features Balanced outputs, Over-voltage tolerant inputs, Voltage translation Input type Standard CMOS, TTL-Compatible CMOS Output type Push-Pull Operating temperature range (°C) -55 to 125
TSSOP (PW) 14 32 mm² 5 x 6.4
  • 1.8V 至 5.5V 的宽工作电压范围
  • 单电源电压转换器(参阅 LVxT 增强输入电压):

    • 升压转换:

      • 1.2V 至 1.8V
      • 1.5V 至 2.5V
      • 1.8V 至 3.3V
      • 3.3V 至 5.0V
    • 降压转换:
      • 5.0V、3.3V、2.5V 至 1.8V
      • 5.0V、3.3V 至 2.5V
      • 5.0V 至 3.3V
  • 5.5V 容限输入引脚
  • 支持标准引脚排列
  • 速率高达 150Mbps,具有 5V 或 3.3V V CC
  • 闩锁性能超过 250mA, 符合 JESD 17 规范
  • 支持国防、航空航天和医疗应用:
    • 受控基线
    • 一个封装测试厂
    • 一个制造基地
    • 延长了产品生命周期
    • 产品可追溯性
  • 1.8V 至 5.5V 的宽工作电压范围
  • 单电源电压转换器(参阅 LVxT 增强输入电压):

    • 升压转换:

      • 1.2V 至 1.8V
      • 1.5V 至 2.5V
      • 1.8V 至 3.3V
      • 3.3V 至 5.0V
    • 降压转换:
      • 5.0V、3.3V、2.5V 至 1.8V
      • 5.0V、3.3V 至 2.5V
      • 5.0V 至 3.3V
  • 5.5V 容限输入引脚
  • 支持标准引脚排列
  • 速率高达 150Mbps,具有 5V 或 3.3V V CC
  • 闩锁性能超过 250mA, 符合 JESD 17 规范
  • 支持国防、航空航天和医疗应用:
    • 受控基线
    • 一个封装测试厂
    • 一个制造基地
    • 延长了产品生命周期
    • 产品可追溯性

SN74LV2T74-EP 包含两个独立的 D 型正边沿触发式触发器。将预设 ( PRE) 输入设为低电平,会输出高电平。将清零 ( CLR) 输入设为低电平,会重新输出低电平。预设和清零功能是异步的,并且不依赖于其他输入的电平。当 PRE 和 CLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟 (CLK) 脉冲正向边沿上的输出(Q, Q)处。时钟触发在一定电压电平下发生,并且不与输入 (CLK) 信号的上升时间直接相关。经过保持时间间隔后,可以更改数据 (D) 输入处的数据而不影响输出(Q, Q)处的电平。输出电平以电源电压 (V CC) 为基准,并且支持 1.8V、2.5V、3.3V 和 5V CMOS 电平。

该输入经设计,具有较低阈值电路,支持较低电压 CMOS 输入的升压转换(例如 1.2V 输入转换为 1.8V 输出或 1.8V 输入转换为 3.3V 输出)。此外,5V 容限输入引脚可实现降压转换(例如 3.3V 至 2.5V 输出)。

SN74LV2T74-EP 包含两个独立的 D 型正边沿触发式触发器。将预设 ( PRE) 输入设为低电平,会输出高电平。将清零 ( CLR) 输入设为低电平,会重新输出低电平。预设和清零功能是异步的,并且不依赖于其他输入的电平。当 PRE 和 CLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟 (CLK) 脉冲正向边沿上的输出(Q, Q)处。时钟触发在一定电压电平下发生,并且不与输入 (CLK) 信号的上升时间直接相关。经过保持时间间隔后,可以更改数据 (D) 输入处的数据而不影响输出(Q, Q)处的电平。输出电平以电源电压 (V CC) 为基准,并且支持 1.8V、2.5V、3.3V 和 5V CMOS 电平。

该输入经设计,具有较低阈值电路,支持较低电压 CMOS 输入的升压转换(例如 1.2V 输入转换为 1.8V 输出或 1.8V 输入转换为 3.3V 输出)。此外,5V 容限输入引脚可实现降压转换(例如 3.3V 至 2.5V 输出)。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 2
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LV2T74-EP 具有集成转换功能的双路 D 型触发器(增强型产品) 数据表 PDF | HTML 英语版 PDF | HTML 2023年 11月 15日
* 辐射与可靠性报告 SN74LV2T74-EP Enhanced Product Qualification and Reliability Report PDF | HTML 2023年 11月 20日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑产品通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
封装 引脚 下载
TSSOP (PW) 14 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频